s3c24xx: Fix level irqs on external interrupts.
authorLars-Peter Clausen <lars@metafoo.de>
Sat, 8 May 2010 12:32:09 +0000 (14:32 +0200)
committerLars-Peter Clausen <lars@metafoo.de>
Mon, 17 May 2010 17:49:32 +0000 (19:49 +0200)
Although the external interrupts support level and edge triggered irqs their
handler is currently always set to handle_edge_irq().
While being technically wrong for a level triggered irq to be handled by
handle_edge_irq() it will cause serious problems in combination with a oneshot
irq. handle_edge_irq() will unmask the irq immediately and as a result the irq
will be triggered again before the threaded irq handler had a chance to run and
clear the irq source.

Thus level triggered irqs should be handled by handle_level_irq.
According to the specs the irq controller will remember if an irq has been
triggered while it had been masked and will issue it when the irq gets
unmasked. Thus it is sufficient to use handle_level_irq() for edge triggered
irqs as well. Hence handle_level_irq() can always be used for external
interrupts.

Signed-off-by: Lars-Peter Clausen <lars@metafoo.de>
arch/arm/plat-s3c24xx/irq.c

index 3334f56..0a8553b 100644 (file)
@@ -661,15 +661,13 @@ void __init s3c24xx_init_irq(void)
 
        for (irqno = IRQ_EINT0; irqno <= IRQ_EINT3; irqno++) {
                irqdbf("registering irq %d (ext int)\n", irqno);
-               set_irq_chip(irqno, &s3c_irq_eint0t4);
-               set_irq_handler(irqno, handle_edge_irq);
+               set_irq_chip_and_handler(irqno, &s3c_irq_eint0t4, handle_level_irq);
                set_irq_flags(irqno, IRQF_VALID);
        }
 
        for (irqno = IRQ_EINT4; irqno <= IRQ_EINT23; irqno++) {
                irqdbf("registering irq %d (extended s3c irq)\n", irqno);
-               set_irq_chip(irqno, &s3c_irqext_chip);
-               set_irq_handler(irqno, handle_edge_irq);
+               set_irq_chip_and_handler(irqno, &s3c_irqext_chip, handle_level_irq);
                set_irq_flags(irqno, IRQF_VALID);
        }